Главная -> Книги

(0) (1) (2) (3) (4) (5) (6) (7) (8) (9) (10) (11) (12) (13) (14) (15) (16) (17) (18) (19) (20) (21) (22) (23) (24) (25) (26) (27) (28) (29) (30) (31) (32) (33) (34) (35) (36) (37) (38) (39) (40) (41) (42) (43) (44) (45) (46) (47) (48) (49) (50) (51) (52) (53) (54) (55) ( 56 ) (57) (58) (59) (60) (61) (62) (63) (64) (65) (66) (67) (68) (69) (70) (71) (72) (73) (74) (75) (76) (77) (78) (79) (80) (56)

(й1=1). в точке ai напряжение Uai = Vol3. так как сопротивление участков цепи слева и справат а, равны 2R (рис. 7.4. б). Выходное напряжение Ц = ----2-= Л, При а2=\ И п, = 0 (рис.

В случае поступления нескольких единиц напряжения суммируются и сигнал на выходе t/jt/o-S-" аг™, где я -число

разрядов кода; i -номер разряда; а, - коэффициенты, равные О

нлн 1. Например, при 4-разрялном коде lOiO t/.,k=t/o-

Каждый новый отсчет имеет вид скачка напряжения на входе ЦАП, поэтому восстановленный аналоговый сигнал содержит высокочастотные компоненты, для подавления которые после ЦАП включают фильтр нижних частот с полосой пропускания, соответствующей ширине спектра передаваемого сигнала.

Тр-р;"

m--MH Ji4---JTn, ]yi

Рис 7.5. Демультиплексор (а), мультиплексор (б),

ходах (1 демультиплексора

Демультиплексор распределяет сигнал каждого разряда выходного параллельного кода АЦП по нескольким идентичным каналам, понижая таким образом тактовую частоту цифровой последовательности. Если число каналов т. то тактовая частота кода в каждом каналк в m раз ниже тактивой частоты входгюго кода Схема демультиплексора (рис. 7 5. а) содержит два регистра Первый регистр (Pi) выполняет роль дискретной лнеши задержк

Предположим, что в момент времени о элемент и, (рпс. 7.5. ( входного кода поступил в первчю ячейку регистра. Калдый та товый импульс частоты fj переносит сигнал в следую(ц\ ю ячеЙ!



1! записывает в освободившуюся ячейку очередной элемент кода. 0 регистре, состоящем из т ячеек, через т тактов элемент а, окажется в последней, а элемент а„, в первой ячейке. Параллельные рыходы регистра Р, соединены с параллельными входами регистра Р;. объединяющего т синхронных триггеров. Частота тактовых импульсов Fj. подаваемых иа регистр Рг, в m раз ниже частоты ft-В момент поступления тактового импульса частоты F-, элементы кода ащ, d-i. .... (![ с регистра Р[ вводятся в ячейки /, 2. т. регистра Pi и хранятся там до момента ti. когда их сменят элементы кода Uim, (Jsm-i, Последующие циклы подобны рассмот-

репному. С т выходов регистра

\ / Р; снимаются кодовые сигналы

с тактовой частотой Ftfrlm-jttj-- / ~ Если с выхода АЦП поступает «-разрядный код с тактовой

-y7~-TV~V7~rv-У--частотой f,, то устройство циф-

АС£еЛ~\и-А--ровой обработки включает п де-

мультиплексоров и число парал-

\ / лельных каналов становится pai

ным пт при частоте следования

,, -•--w-S/--элементов кода в каждом канале

А-Л--FrKim,

Мультиплексор (рис. 7.5, б)

Рнс. 7.6, Сигналы на входах мнкро- объединяет В одну последователь-схемы памяти НОСТЬ несколько кодовых сигна-

лов, поступающих на его входы. После того как в устройствах со сравнительно низким быстродействием выполнены все необходимые преобразования, мультиплексор восстанавливает цифровой телевизионный сигнал, существо-вавшин до демультиплексора, В качестве мультиплексора исполь--луют регистр со входами параллельного и выходами последовательного кода Предположим, что на входы т-эвенного мультиплексора поступают т кодовых сигнало» (рис 7,5, г) с тактовой частотой f-В момент времени первые элементы этих сигналов вводятся в ячейки т. т-1, ... 1 регистра и в дальнейшем появляются на выходе мультиплексора в виде группы элементов последовательного кода С момента этот код продолжается следующей группой элементов ИТ д. На рис- 7.5 обозначено- 2, ... - номер тактовых интервалов, отсчитываемых от момента /о; а,- элементы кода на вЫ<одэх демультиплексора. соответствующие элементам кода а, на его входе

Запоминающее устройство. П1М1ижать частоту сле.донаиия »ле-\u-HTOB кола в цифровом сигнале приходится при запомннащш большого объем;! информации, солержащейся. например, в поле или кадре изображения В этом слуие используют динамические микросхемы памяти с МДП-структурой, облэяаюнше сравнительно Невысоким быстродейстннем Отличительной способностью этих микросхем является }(снользаи;и1ие дли загомияання днсщчных



символов емкостей /?-«-перехолоа Л\ДП-транзисторов При считывании информация, хранящаяся в виде заряда, разрушается и вновь записывается с помощью регистра к логических связей, специально предусмотренных в микросхеме памяти. При хранении потери информации из-за разряда емкостей исклюгэются благодаря периодическому обрао1ению к режиму регенерации, в каждом цикле которого производится считывание информации, ее задержка и повторная запись,

Кажуи1аяся сложность процесса регенерации не ошущается потребителями устройств динамической памяти, поскольку все цепи, обеспечивающие режим регенерации, входят в состав микросхем памяти и для управления не требуется сложных внешних сигналов

Существенным недостатком этих микросхем является сравнительно низкое быстродейств1ге из-за потерь времени на повторную запись информации, приводящее к многоканальным ЗУ Тактовая частота цифрового сигнала, вводимого в микросхему, обычно не превышает 2-3 МГц.

Рассмотрим особенности применения одной из наиболее распространенных микросхем памяти емкостью 16 384 бит. Записываемая информация размещаетсн в яч4;йках, образующих матрицу, состоящую из 128 строк н 128 столбцов. Порядок обрэи1ення к ячейкам в режимах записи и считывания произвольный Координаты каждой ячейки определяются двумя адресами - номером строки и номером столбца, которые задаются двумя параллельными 7-разряднымн кодами. Коды адреса строки /1-Л, и столбца Л?-.4,., поочередно подаются на семь входов микросхемы и разде-ляются в лей с помощью сигналов выборки адреса строки RAS и адреса столбца CAS (рис, 7 6), Выбор режима записи или считывания производится с ГОМои1Ью сигналов WE. Прн снятии сигналов WE и сохранении всех остальных сигналов, показанных на рис. 7,6. микросхема переходит в режим считывания. Считываемый сигнал появляется на отдельном выходе.

Для регенерации инфор\ацни при .(ранении нз входах микросхемы сохраняются сигнал RAS и код адресов строк. Минимальный интервал времени, в течение которого информация должна быть регенерирована, т. е, интервал между обращением к одной и той же строке матрицы памяти, не должен превышать 2 мс В режимах записи, считывания и регенерации микросхема имеет большое выходное сопротивление. Это позволяет при проектировании устройств памяти объединить выходы многих микросхем без дополнительных коммутаторов.

При запоминании телевизионного сигнала цифровой сигнал Строк размещают в столбцах матрицы памяти, причем стараются начало строки сигнала совместить с началом столбца. Другими словами, выбирают способ заполнения памяти, эбеспечнвающнй однозначное соответствие координат элементов изображения и ад-



(0) (1) (2) (3) (4) (5) (6) (7) (8) (9) (10) (11) (12) (13) (14) (15) (16) (17) (18) (19) (20) (21) (22) (23) (24) (25) (26) (27) (28) (29) (30) (31) (32) (33) (34) (35) (36) (37) (38) (39) (40) (41) (42) (43) (44) (45) (46) (47) (48) (49) (50) (51) (52) (53) (54) (55) ( 56 ) (57) (58) (59) (60) (61) (62) (63) (64) (65) (66) (67) (68) (69) (70) (71) (72) (73) (74) (75) (76) (77) (78) (79) (80)